クリアランスに関して

クリアランスに対して条件分岐したいです。
AというノードとBというノードが通常はRというクリアランスとした場合に、
AB間にスリットがある場合はZというクリアランスとしたいと考えています。

※沿面距離と空間距離の関係でスリット有無でクリアランスを変化させたいということです。

既に機能としてある場合はその旨を御回答下さい。
お問い合わせいただきありがとうございます。
下記に頂いておりますご質問への回答を記載してまいります。

条件分岐とは異なりますが、Quadceptでは「デザインルール領域」という機能をご用意しており、
こちらをご使用いただくことで作図した領域内のみに任意のデザインルール(DRC設定)を適用いただくことができます。

■デザインルール領域の作図
※「デザインルール領域」の作図に関しましては、
 対象のオブジェクトが「完全に領域に収まっている」ことが
 適用される条件となります。

 1. 上部メニュバー【PCB作成】→【デザインルール領域】
  →【矩形デザインルール領域】 ※任意
 2. 領域部分を作図
 3. 作図したデザインルール領域を選択し「層」「領域名」を入力
  ※「Other」を選択いただけましたら、全層が対象となります。
  ※「領域名」は下記の設定で使用します。
 ◆デザインルール領域について

■デザインルール領域の設定
 1. 上部メニューバー【各種設定】→【DRC/MRC設定】を押下
 2. “クリアランス”を選択し、【詳細設定】タブを押下
 3. 【追加】を押下し、名前を入力し【OK】を押下
 4. 個別にクリアランスを設定
  SMD⇔SMD間のクリアランス値
 5.設定後、【アサイン】のタブを選択し【領域追加】を押下
 6.フットプリントで設定した領域名が追加され、
  【▼】を押下し、上記で設定したクリアランス設定を選択
 7.【OK】を押下
 ◆クリアランス(DRC)

お手数をおかけし恐縮ではございますが、こちらの方法をお試しいただけますと幸いです。
また何か気になる点やご不明点などございましたらご連絡ください。

取り急ぎではございますが、ご連絡とさせていただきます。
何卒よろしくお願いいたします。
PAGETOP